登入帳戶  | 訂單查詢  | 購物車/收銀台(0) | 在線留言板  | 付款方式  | 聯絡我們  | 運費計算  | 幫助中心 |  加入書簽
會員登入   新用戶註冊
HOME新書上架暢銷書架好書推介特價區會員書架精選月讀2023年度TOP分類閱讀雜誌 香港/國際用戶
最新/最熱/最齊全的簡體書網 品種:超過100萬種書,正品正价,放心網購,悭钱省心 送貨:速遞 / 物流,時效:出貨後2-4日

2024年11月出版新書

2024年10月出版新書

2024年09月出版新書

2024年08月出版新書

2024年07月出版新書

2024年06月出版新書

2024年05月出版新書

2024年04月出版新書

2024年03月出版新書

2024年02月出版新書

2024年01月出版新書

2023年12月出版新書

2023年11月出版新書

2023年10月出版新書

『簡體書』数字设计与Verilog实现(第五版)(英文版)

書城自編碼: 3047053
分類: 簡體書→大陸圖書→教材研究生/本科/专科教材
作 者: [美]M. Morris Mano[M. 莫里斯 ? 马诺]
國際書號(ISBN): 9787121323072
出版社: 电子工业出版社
出版日期: 2017-08-01
版次: 1
頁數/字數: 564/
書度/開本: 16开 釘裝: 平塑

售價:NT$ 713

我要買

share:

** 我創建的書架 **
未登入.



新書推薦:
无冕之王:齐桓公与齐国崛起
《 无冕之王:齐桓公与齐国崛起 》

售價:NT$ 290.0
中国涉外法治蓝皮书(2024)
《 中国涉外法治蓝皮书(2024) 》

售價:NT$ 484.0
黄庭经详解(全2册)
《 黄庭经详解(全2册) 》

售價:NT$ 660.0
台北故宫博物院典藏大系·绘画卷(全十册)
《 台北故宫博物院典藏大系·绘画卷(全十册) 》

售價:NT$ 47400.0
姑苏繁华图
《 姑苏繁华图 》

售價:NT$ 3190.0
人的消逝:从原子弹、互联网到人工智能
《 人的消逝:从原子弹、互联网到人工智能 》

售價:NT$ 484.0
想象的共同体--民族主义的起源与散布(增订版)
《 想象的共同体--民族主义的起源与散布(增订版) 》

售價:NT$ 352.0
医学图形图像处理基于Python VTK的实现
《 医学图形图像处理基于Python VTK的实现 》

售價:NT$ 760.0

建議一齊購買:

+

NT$ 514
《 数字系统设计(Verilog & VHDL版)(第二版)(英文版) 》
+

NT$ 832
《 模拟CMOS集成电路设计(第2版)(英文) 》
+

NT$ 839
《 数字设计和计算机体系结构(英文版·第2版·ARM版) 》
+

NT$ 668
《 数字逻辑基础与Verilog设计(原书第3版) 》
+

NT$ 490
《 数字设计与Verilog实现(第五版) 》
+

NT$ 988
《 模拟电路设计:分立与集成(英文版)(涵盖双极型和CMOS工艺、分立和集成电路设计、深度半导体理论知识) 》
編輯推薦:
本书是国外经典的一本教材,作者是业界非常有名的一位教授,出版过数字系统方面的多部著作。
本书结构严谨,注重理论与实践的结合。
內容簡介:
本书是一本系统介绍数字电路设计的优秀教材,旨在教会读者关于数字设计的基本概念和基本方法。全书共分10章,内容涉及数字逻辑的基本理论、组合逻辑电路、时序逻辑电路、寄存器和计数器、存储器与可编程逻辑器件、寄存器传输级设计、半导体和CMOS 集成电路、标准IC和FPGA实验、标准图形符号、Verilog HDL与数字系统设计等。全书结构严谨,选材新颖,内容深入浅出,紧密联系实际,教辅资料齐全。
關於作者:
M. Morris Mano,美国加利福尼亚州立大学电子和计算机工程系的教授,出版过多部有关数字逻辑、计算机设计基础的教材;Michael D. Ciletti,美国科罗拉多大学教授。
M. Morris Mano,美国加利福尼亚州立大学电子和计算机工程系的教授,出版过多部有关数字逻辑、计算机设计基础的教材;Michael D. Ciletti,美国科罗拉多大学教授。
目錄
Contents
Preface i x
1 Digital Systems and Binary Numbers 1
1.1 Digital Systems 1
1.2 Binary Numbers 3
1.3 Number-Base Conversions 6
1.4 Octal and Hexadecimal Numbers 8
1.5 Complements of Numbers 10
1.6 Signed Binary Numbers 14
1.7 Binary Codes 18
1.8 Binary Storage and Registers 27
1.9 Binary Logic 30
2 Boolean Algebra and Logic Gates 38
2.1 Introduction 38
2.2 Basic Definitions 38
2.3 Axiomatic Definition of Boolean Algebra 40
2.4 Basic Theorems and Properties of Boolean Algebra 43
2.5 Boolean Functions 46
2.6 Canonical and Standard Forms 51
2.7 Other Logic Operations 58
2.8 Digital Logic Gates 60
2.9 Integrated Circuits 66
3 Gate-Level Minimization 73
3.1 Introduction 73
3.2 The Map Method 73
3.3 Four-Variable K-Map 80
3.4 Product-of-Sums Simplification 84
3.5 Don?ˉt-Care Conditions 88
3.6 NAND and NOR Implementation 90
3.7 Other Two-Level Implementations 97
3.8 Exclusive-OR Function 103
3.9 Hardware Description Language 108
4 Combinational Logic 125
4.1 Introduction 125
4.2 Combinational Circuits 125
4.3 Analysis Procedure 126
4.4 Design Procedure 129
4.5 Binary AdderCSubtractor 133
4.6 Decimal Adder 144
4.7 Binary Multiplier 146
4.8 Magnitude Comparator 148
4.9 Decoders 150
4.10 Encoders 155
4.11 Multiplexers 158
4.12 HDL Models of Combinational Circuits 164
5 Synchronous Sequential Logic 190
5.1 Introduction 190
5.2 Sequential Circuits 190
5.3 Storage Elements: Latches 193
5.4 Storage Elements: Flip-Flops 196
5.5 Analysis of Clocked Sequential Circuits 204
5.6 Synthesizable HDL Models of Sequential Circuits 217
5.7 State Reduction and Assignment 231
5.8 Design Procedure 236
6 Registers and Counters 255
6.1 Registers 255
6.2 Shift Registers 258
6.3 Ripple Counters 266
6.4 Synchronous Counters 271
6.5 Other Counters 278
6.6 HDL for Registers and Counters 283
7 Memory and Programmable Logic 299
7.1 Introduction 299
7.2 Random-Access Memory 300
7.3 Memory Decoding 307
7.4 Error Detection and Correction 312
7.5 Read-Only Memory 315
7.6 Programmable Logic Array 321
7.7 Programmable Array Logic 325
7.8 Sequential Programmable Devices 329
8 Design at the Register
Tr a n s f e r L e v e l 351
8.1 Introduction 351
8.2 Register Transfer Level Notation 351
8.3 Register Transfer Level in HDL 354
8.4 Algorithmic State Machines ASMs 363
8.5 Design Example ASMD Chart 371
8.6 HDL Description of Design Example 381
8.7 Sequential Binary Multiplier 391
8.8 Control Logic 396
8.9 HDL Description of Binary Multiplier 402
8.10 Design with Multiplexers 411
8.11 Race-Free Design Software Race Conditions 422
8.12 Latch-Free Design Why Waste Silicon? 425
8.13 Other Language Features 426
9 Laboratory Experiments
with Standard ICs and FPGAs 438
9.1 Introduction to Experiments 438
9.2 Experiment 1: Binary and Decimal Numbers 443
9.3 Experiment 2: Digital Logic Gates 446
9.4 Experiment 3: Simplification of Boolean Functions 448
9.5 Experiment 4: Combinational Circuits 450
9.6 Experiment 5: Code Converters 452
9.7 Experiment 6: Design with Multiplexers 453
9.8 Experiment 7: Adders and Subtractors 455
9.9 Experiment 8: Flip-Flops 457
9.10 Experiment 9: Sequential Circuits 460
9.11 Experiment 10: Counters 461
9.12 Experiment 11: Shift Registers 463
9.13 Experiment 12: Serial Addition 466
9.14 Experiment 13: Memory Unit 467
9.15 Experiment 14: Lamp Handball 469
9.16 Experiment 15: Clock-Pulse Generator 473
9.17 Experiment 16: Parallel Adder and Accumulator 475
9.18 Experiment 17: Binary Multiplier 478
9.19 Verilog HDL Simulation Experiments
and Rapid Prototyping with FPGAs 480
10 Standard Graphic Symbols 488
10.1 Rectangular-Shape Symbols 488
10.2 Qualifying Symbols 491
10.3 Dependency Notation 493
10.4 Symbols for Combinational Elements 495
10.5 Symbols for Flip-Flops 497
10.6 Symbols for Registers 499
10.7 Symbols for Counters 502
10.8 Symbol for RAM 504
Appendix 507
Answers to Selected Problems 521
Index 539
內容試閱
第五版前言
自从《数字设计(第四版)》出版以来,
基于数字技术来接收、
控制和传输信息的设备在商业领域中的应用呈现快速增长的趋势,
新的手机和手持移动设备层出不穷,
性能也在大幅提升。在这些美观的用户界面之下,使用二进制代码进行数据传输的二进制系统扮演了很重要的角色。这些系统的基本理论并没有发生太大变化,然而制造商对某些核心理论的完善,
以及现代化设计工具的应用进一步推动了市场的发展。因此,
为适应新技术, 本书精炼了内容并且加强了对数字器件的传统理解和现代设计方法介绍。
《数字设计与Verilog实现(第五版)》的内容大部分建立在前面四个版本基础上的,
除此之外, 用户的反馈也帮助我们确定了一部分内容编写的方向。 这个版本中的内容更侧重于数字设计的基础课程以及当今主流数字系统设计技术CMOS电路。
本书适合的读者范围很广,
计算机科学、 计算机工程以及电子工程专业的学生均可阅读。 本书的核心内容包括: (1)布尔逻辑, (2)逻辑门, (3)同步有限状态机, 4
数据通路控制器。所有这些都是要通过数字系统的设计来实现的。
该版同时取消了一些电子电路的内容,所以读者可能无法再找到有关异步状态机或者双极型晶体管的描述。
另外, 随着网络上有关的辅助材料越来越多, 我们减少了关于FPGA的篇幅。 现在的设计者更倚重于硬件描述语言HDL, 《数字设计与Verilog实现(第五版)》把更多的注意力放在了应用上, 以及怎样才能思路清晰地使用Verilog
HDL对数字系统进行设计和开发。
多样化的学习方法
《数字设计与Verilog实现(第五版)》提供了多样化的学习方法。称作VARK的学习方法区分了四种主要的学习模式: V Visual,
视觉; A Aural,
听觉; R Reading,
阅读; KKinesthetic,
动觉。 VARK方法以及范例可以用来支持课堂教学。本书中提供了高标准的图例图解Visual, 对于大量的范例及讨论, 学生使用免费的模拟器进行实验, 内容包括怎样设计一个逻辑系统并使它正常工作(Kinesthetic),
而最后的听觉(Aural)部分的内容则交给教师来完成。
因此, 使用《数字设计与Verilog实现(第五版)》来开展数字设计课程教学, 可以给学生带来丰富且循序渐进的学习体验。
有些人可能会对本书的内容以及第一堂课就涉及硬件描述语言HDL抱有疑问,
事实上我们注意到,
伴随着新生的为集成电路设计的CAD工具的大量普及,
当今工业界已经逐步淘汰了20世纪80年代开始的基于原理图的设计。原理图创造了一种用接线图对系统功能进行描述的方法,
然而其不足之处在于对于任何人来说,
想要在较短时间内没有任何仪器的帮助和说明书,
仅由画在纸上的逻辑电路原理图来确定电路功能无疑是很困难的。因此工业界转而把目光放在硬件描述语言诸如Verilog HDL上,
开始使用HDL来描述逻辑功能的设计,
并且囊括了功能说明、
模拟、 仿真测试以及与实际硬件系统(如标准ASIC或FPGA单元)的综合调试。原理图方法只有通过对详细的并且精确分级的设计模块文档的仔细分析,
才能达到实用的目的。较旧的范例中,设计者们依仗多年的经验来制作电路原理图以说明其功能。而在当今工业的设计图中,
设计者们使用硬件描述语言来更直接、
更有效地说明数字系统的功能,
而不需要多年积累的经验,
同时通过综合的模拟工具来自动生成原理图作为参考。工业实践证明传统原理图带来的低效能如果不被新的分析方法取代,
将会给新一代大型复杂集成电路的设计带来巨大困难。
我们再次说明,
在《数字设计与Verilog实现(第五版)》的第一课就涉及硬件描述语言,
并不代表要摒弃传统基础理论和手工设计方法。对于学生来说理解硬件是如何工作的仍然非常重要。
因此我们保留了详尽的组合和连续逻辑模块的内容。手工设计在锻炼学生能力的同时,
将结果与HDL范例中得到的结果进行比较,
可以进一步加深学生对硬件知识的理解。无论如何,
我们想强调的是硬件是如何设计的,
为学生将来在工业上的工作实践打下坚实基础,
这就是为什么基于硬件描述语言的设计实践是至关重要的。
适用性
书中内容的次序很好地适应了课程需求,
是由基于传统手工工艺的数字电路设计、
使用硬件描述语言的数字电路设计和在两者之间或两者混合的课程组成。因为当今综合性设计工具的高度自动化使得逻辑分析最小化。卡诺图以及其他相关的主题可以被最优化地呈现在数字设计的开始或者在使用硬件描述语言测试、
设计、 模拟电路之后。本书的内容包含了手工设计电路和基于硬件描述语言设计电路的范例。通过每章结尾前后参照的习题,
让传统手工设计任务变成采用硬件描述语言并且需要同伴一起完成的任务。通过在模拟结果、
习题的解答和手工设计的解决方案中添加注释,
将传统手工设计和基于硬件描述语言的电路设计有机结合起来。
内容的更新
《数字设计与Verilog实现(第五版)》遵循最新的IEEE 1364标准,
此次修订后的版本更新如下:

去除了一些非典型的逻辑电路(诸如RTL、 DTL、
射级耦合逻辑电路)。

在每章的最后加上了有关网络搜索主题的内容来指导学生在互联网上进行相关内容的扩展阅读。

每章最后对大约三分之一的问题进行了复习。

包含所有新的习题的解答手册。

有关卡诺图化简的内容更加合理。

增加了基本的CMOS技术在逻辑门上的应用。

附录中包含了有关半导体技术的介绍。
设计方法论
这个版本对于如何在数字系统中设计状态机来控制数据通道提供了一种比较系统的方法论。
此外,这些材料的框架用来解决控制器如何处理数据通道发出的信号等实际问题,例如系统反馈响应的问题。
因此, 我们提供了设计复杂交互数字系统的基本方法。这种方法论在人工以及基于硬件描述语言的设计中都可以得到运用。
合适的HDL内容
仅仅局限于介绍硬件描述语言的语法是远远不够的,书中只在需要的地方提供了这些Verilog语法元素,
而且正确的语法并不意味着这个电路模块就能够正常实现它的功能或者顺利组合成一个物理硬件。我们希望学生能够通过生产实践,确认手工模型能够有效地被综合成物理硬件电路。如果不能做到这点会导致软件竞争问题的出现,
并会造成模拟的结果与综合成物理硬件后的结果不符。同样,
设计时不进行生产实践也许能够得到正确的模拟结果,
但因为设计者的方法不同,
从而在设计过程中会不经意地造成硬件闭锁。而工业实践会给我们提出无竞争和无闭锁的设计要求,
所以对学生来说,
在生产过程中学习和运用硬件描述语言模型而不是仅仅依赖于综合工具是十分重要的。验证
在生产过程中的一个重要步骤是检验电路是否能够正常工作。现在的数字电路教学过程中并没有足够地重视验证这个环节,
而是仅仅关注设计本身,验证通常被看成是第二位的。这种观点会带来一种这个电路将会很好地工作的不成熟的想法。同样,生产过程中一般是通过分析模型是否可读、
可携带、 可回收来对基于硬件描述语言的模型进行检验的。通过对硬件描述语言模型进行检验,
可获取可观的收益。我们将对模型的建立和参数的使用进行讨论。同时本书还将提供测试题和所有练习的解决方案,
用来(1)检验电路是否正常工作; 2强调测试中的重点内容; (3)通过自测题介绍重要的概念, 例如测试平台的自检。我们提倡并推荐通过测试方案的研究去指导测试平台的研制,
我们会在教材中图文并茂地介绍和推荐一些测试的方法,
并且在教材结尾的习题答案中扩展它们。
硬件描述语言课程的内容
我们确保教材中所有的范例和所有的解决方案符合设计数字化硬件的工业生产标准。像上一版一样,硬件描述语言内容被放置在一个单独的部分,
这样可以按照教学安排进行删减,这个版本并没有减少关于手工设计的论述,也没有制定讲课的顺序。书中的论述适合同时学习数字电路和硬件描述语言的初学者。本书旨在帮助学生自主设计一个项目并且在以后的计算机体系结构课程中取得成功。
教师资源相关的教师资源申请方式请参见书后的教学支持说明。
教师可以在 www.pearsonhighered.commano处下载课程资源, 包括: ● 所有的硬件描述语言示例的源代码和测试题。

教材中所有的数据和表格。

所有在手工解决方案中的硬件描述语言模型源代码。

可下载的用于课堂教学的图形化解决方案。
HDL 模拟器
本书推荐使用两个由SynaptiCAD(www.syncad.com)提供的模拟器。第一个是VeriLogger Pro, 这是一个传统的能模拟硬件描述语言示例和检验硬件描述语言问题的模拟器。此模拟器符合IEEE1995标准,对旧的模型十分有用。另一个是一种交互的模拟器Verilogger Extreme,
符合IEEE1995和IEEE2001标准。这个模拟器允许设计者在完成对模型的模拟之前对自己的设计方案进行模拟和分析。这种技术对学生十分有用,
它可以快速输入布尔逻辑和D触发器以及锁存器的表达式来校验等价性和测试触发器及锁存器。
各章摘要
下面简要介绍各章的要点。
第1章:
介绍了用于表达数字系统信息的各种二进计数制,
解释并说明了二进制数和二进制代码,
给出了带符号的二进制数及BCD十进制数的加减法举例。
第2章:
介绍了布尔代数的基本定理,
描述了布尔表达式与其对应的逻辑图之间的相互关系,
研究了两个逻辑变量的所有可能的逻辑运算,
在此基础上给出了数字系统设计中最有用的逻辑门。本章还介绍了基本的CMOS逻辑门。
第3章:
介绍了布尔表达式的卡诺图化简法,
这种方法也可以用于简化由与或门、
与非门和 或非门构成的数字电路; 讨论了其他所有可能的两级门电路及其实现方法, 给出了Verilog
HDL用于简单门级建模的例子。
第4章:
概述了组合电路

 

 

書城介紹  | 合作申請 | 索要書目  | 新手入門 | 聯絡方式  | 幫助中心 | 找書說明  | 送貨方式 | 付款方式 台灣用户 | 香港/海外用户
megBook.com.tw
Copyright (C) 2013 - 2024 (香港)大書城有限公司 All Rights Reserved.