新書推薦:
《
素描简史:从文艺复兴到现代艺术
》
售價:NT$
1989.0
《
智慧宫丛书028·神工智能 诸神与古代世界的神奇造物
》
售價:NT$
398.0
《
街头健身训练指南
》
售價:NT$
1214.0
《
留学早规划
》
售價:NT$
347.0
《
文化的演化:民众动机正在重塑世界
》
售價:NT$
403.0
《
布鲁克林有棵树(孩子喜欢的阅读经典读本 基于真实生活的全球经典成长小说 走出成长困境 追逐梦想 人生励志 自我塑造小说)
》
售價:NT$
347.0
《
构建未来教育图景:实践以学生为中心的育人模式
》
售價:NT$
398.0
《
中考热点作家孙道荣2024年散文精选集三册
》
售價:NT$
581.0
|
編輯推薦: |
书中没有对基本语法知识进行过多介绍,而是根据作者长期工程实践经验,在FPGA设计工具使用、工程中需要注意的语法要点、设计综合与物理实现、FPGA选型、设计仿真与验证、IP内核的使用、设计优化、布局布线与时序收敛等11个方面总结归纳了100个常见的问题和知识点。
本书作者有着多年的实践经验,并在书中配备了大量的插图、代码实例和脚本。本书涉及的内容都具有很强的针对性,所有讨论的主题都是围绕Xilinx
Virtex-6和Spartan-6 FPGA架构展开的。本书的所有代码都使用Verilog HDL语言。
本书重点面向系统架构师、设计工程师和相关专业的教师与学生,以增进他们的FPGA设计技能。但是无论是新手还是富有经验的工程师,都能够在书中找到实用的信息。
|
內容簡介: |
目前,
FPGA逻辑设计已经成为一个高度专业化的硬件设计领域,它需要设计者熟练地掌握设计工具,深刻理解FPGA的内在结构及灵活运用设计语言,从而能够有效地完成复杂的设计任务。本书旨在系统地和读者分享这些知识与经验,帮助电子工程师和学生提高其FPGA设计技能。读者可以从书中发现有价值的实用设计经验,这些经验在其他相关的教材中较少涉及。本书以Xilinx公司的FPGA和集成开发环境为应用背景,示例以Verilog
HDL为设计语言。
|
關於作者: |
Evgeni Stavinov 在FPGA领域已有十多年的工作经验。在成为SerialTek
LLC公司的硬件架构师之前,他在Xilinx、LeCroy、CATC等公司担任过多种设计职位。Evgeni Stavinov
分别在以色列理工学院和南加州大学获得电气工程学士和硕士学位。除此之外,他还是OutputLogic.com的创办者,该网站旨在为客户提供各种高效率的设计工具。
|
目錄:
|
第1则 引言
第2则 FPGA发展现状
第3则 FPGA的应用
第4则 FPGA结构
第5则 FPGA项目中包含的任务
第6则 FPGA设计工具概述
第7则 Xilinx的FPGA编译流程
第8则 在命令行模式下使用Xilinx工具
第9则 Xilinx的环境变量
第10则 Xilinx ISE工具版本
第11则 不常用的Xilinx工具
第12则 关于Xilinx工具报告
第13则 命名规范
第14则 Verilog编码风格
第15则 编写用于FPGA的可综合代码
第16则 例化与推译
第17则 Verilog和VHDL的混合使用
第18则 Verilog版本: Verilog?95、 Verilog?2001与SystemVerilog
第19则 HDL代码编辑器
第20则 FPGA时钟资源
第21则 时钟设计方案
第22则 跨时钟域
第23则 时钟同步电路
第24则 使用FIFO
第25则 计数器
第26则 带符号的算术运算
第27则 状态机
第28则 使用Xilinx DSP48原语
第29则 复位方案
第30则 设计移位寄存器
第31则 外部设备接口
第32则 使用查找表和进位链
第33则 流水线设计
第34则 使用嵌入式存储器
第35则 了解FPGA比特流结构
第36则 FPGA配置
第37则 FPGA的重构
第38则 估计设计规模
第39则 估计设计速度
第40则 FPGA的功耗估计
第41则 引脚分配
第42则 热分析
第43则 FPGA的成本估计
第44则 GPGPU与FPGA
第45则 ASIC向FPGA的移植
第46则 ASIC和FPGA的设计差异
第47则 硬件模拟器与原型验证平台
第48则 ASIC移植中的FPGA芯片划分
第49则 时钟系统的移植
第50则 锁存器的移植
第51则 组合逻辑的移植
第52则 不可综合逻辑的移植
第53则 存储器的建模
第54则 高阻态逻辑的移植
第55则 验证移植后的设计
第56则 FPGA设计验证
第57则 FPGA仿真类型
第58则 如何提高仿真工具的性能
第59则 仿真和综合结果不一致的原因
第60则 如何选择仿真工具
第61则 商用仿真工具与开源仿真工具
第62则 测试平台的设计
第63则 仿真的最佳实践
第64则 仿真性能的评估
第65则 基于FPGA架构的处理器
第66则 以太网IP核
第67则 网络应用设计
第68则 IP核的选择
第69则 IP核的保护
第70则 IP核的接口总线
第71则 串行和并行CRC
第72则 扰码器、 伪随机二进制序列(PRBS)和多输入移位寄存器(MISR)
第73则 具有安全应用的核
第74则 存储器控制器
第75则 USB核
第76则 PCI Express核
第77则 其他IP核和功能块
第78则 减少FPGA的编译时间
第79则 设计面积优化: 工具选项
第80则 设计面积优化: 编码风格
第81则 设计功耗优化
第82则 FPGA的设计开发
第83则 PCB检查工具
第84则 协议分析工具和训练器
第85则 FPGA配置中遇到的问题
第86则 使用ChipScope工具
第87则 使用FPGA编辑器
第88则 使用Xilinx系统监视器
第89则 FPGA错误分析
第90则 时序约束
第91则 执行时序分析
第92则 时序收敛流程
第93则 时序收敛: 工具选项
第94则 时序收敛: 约束和编码风格
第95则 FPGA的布局规划艺术
第96则 布局规划存储器和FIFO
第97则 编译管理和持续集成
第98则 Verilog处理和设计流程脚本语言
第99则 报告和设计分析工具
第100则 其他可参考资源
缩略语
|
|