登入帳戶  | 訂單查詢  | 購物車/收銀台(0) | 在線留言板  | 付款方式  | 聯絡我們  | 運費計算  | 幫助中心 |  加入書簽
會員登入   新用戶註冊
HOME新書上架暢銷書架好書推介特價區會員書架精選月讀2023年度TOP分類閱讀雜誌 香港/國際用戶
最新/最熱/最齊全的簡體書網 品種:超過100萬種書,正品正价,放心網購,悭钱省心 送貨:速遞 / 物流,時效:出貨後2-4日

2024年11月出版新書

2024年10月出版新書

2024年09月出版新書

2024年08月出版新書

2024年07月出版新書

2024年06月出版新書

2024年05月出版新書

2024年04月出版新書

2024年03月出版新書

2024年02月出版新書

2024年01月出版新書

2023年12月出版新書

2023年11月出版新書

2023年10月出版新書

『繁體書』Verilog-ARM嵌入式系統設計 Base on FPGA

書城自編碼: 2924960
分類: 繁體書 →台灣書
作者: 李新兵
國際書號(ISBN): 9789863794196
出版社: 佳魁資訊
出版日期: 2016-10-28
版次: 初版
頁數/字數: 480頁
書度/開本: 17x23cm

售價:NT$ 650

share:

** 我創建的書架 **
未登入.



新書推薦:
古典的回響:溪客舊廬藏明清文人繪畫
《 古典的回響:溪客舊廬藏明清文人繪畫 》

售價:NT$ 1990.0
根源、制度和秩序:从老子到黄老学(王中江著作系列)
《 根源、制度和秩序:从老子到黄老学(王中江著作系列) 》

售價:NT$ 550.0
索恩丛书·北宋政治与保守主义:司马光的从政与思想(1019~1086)
《 索恩丛书·北宋政治与保守主义:司马光的从政与思想(1019~1086) 》

售價:NT$ 345.0
掌故家的心事
《 掌故家的心事 》

售價:NT$ 390.0
农为邦本——农业历史与传统中国
《 农为邦本——农业历史与传统中国 》

售價:NT$ 340.0
郊庙之外:隋唐国家祭祀与宗教 增订版 (三联·哈佛燕京学术丛书)
《 郊庙之外:隋唐国家祭祀与宗教 增订版 (三联·哈佛燕京学术丛书) 》

售價:NT$ 480.0
小麦文明:“黄金石油”争夺战
《 小麦文明:“黄金石油”争夺战 》

售價:NT$ 445.0
悬壶杂记全集:老中医多年临证经验总结(套装3册) 中医医案诊疗思路和处方药应用
《 悬壶杂记全集:老中医多年临证经验总结(套装3册) 中医医案诊疗思路和处方药应用 》

售價:NT$ 614.0

建議一齊購買:

+

NT$ 420
《 基礎自動控制 》
+

NT$ 580
《 Python機器學習 》
+

NT$ 480
《 最新CNS基本圖學(第四版) 》
+

NT$ 580
《 徹底研究 ARM Cortex A9 嵌入式系統設計 》
+

NT$ 490
《 最新AutoCAD工業設計與實務基礎 》
+

NT$ 590
《 Verilog 硬體描述語言數位電路:設計實務(五版) 》
內容簡介:
本書以VerilogRTL設計為核心,從第1章建立VerilogRTL設計模型開始,到最後一章能夠對Linux作業系統進行模擬。讀者透過本書可以切實了解到以ARM9為基礎的數字電路設計流程,並能夠利用成熟的MCU軟體設計工具產生BIN檔案,透過BIN檔案和一個只有1800行程式的相容ARM9處理器核心,讀者能夠快速完成FPGA設計。
目錄
第1章數位電路設計模型
1.1最初的模型—帶有輸入輸出的模組
1.2組合邏輯
1.3時序邏輯
1.4同步電路
1.5同步電路時序路徑
1.6RTL描述
1.7綜合產生電路
第2章VerilogRTL程式設計
2.1Verilog語言與RTL描述
2.2Verilog描述敘述對應電路
2.3如何進行RTL設計
2.4RTL設計要點
2.5UART序列埠通訊設計實例
第3章Modelsim模擬
3.1 模擬的意義
3.2 testbench檔案
3.3 Modelsim模擬工具
3.4 UART序列埠模擬實例
第4章FPGA開發板原型驗證
4.1 FPGA內部結構
4.2 FPGA開發板
4.3 FPGA設計開發流程
4.4 FPGA設計內部單元第5章地理定位
4.5UART設計在AlteraFPGA的下載執行
4.6UART設計在XilinxFPGA的下載執行
第5章ARM9微處理器程式設計模型
5.1 ARM公司歷史
5.2 ARM處理器架構
5.3微處理器基本模型
5.4ARMv4架構模式
5.5ARMv4架構內部暫存器
5.6ARMv4架構的例外中斷
5.7ARMv4架構支援的ARM指令集
5.8ARM指令與中斷分析
第6章相容ARM9微處理器VerilogRTL設計
6.1確定RTL設計的輸入輸出通訊埠
6.2經典的三級管線架構
6.3經典的五級管線架構
6.4三級管線改進架構
6.5適於相容ARM9微處理器的三級架構
6.6影響管線架構執行的四種狀況
6.7第一級:取指階段的VerilogRTL實現
6.8第二級:乘法運算階段的VerilogRTL實現
6.9第三級:加法運算階段的VerilogRTL實現
6.10暫存器組的寫入
6.11CPSRSPSR的寫入
6.12資料池的讀寫
6.13第四級:讀取操作資料的回寫
第7章HelloWorld—相容ARM9處理器核心執行的第一個程式
7.1以FPGA為基礎的SoC設計流程
7.2使用RealViewMDK編譯HelloWorld程式
7.3Modelsim模擬輸出HelloWorld
7.4建立helloWorld的FPGA設計專案
第8章DhrystoneBenchmark—相容ARM9處理器核心效能測試
8.1Dhrystone2.1介紹
8.2 移植Dhrystone2.1進行編譯
8.3 使用Modelsim模擬執行DhrystoneBenchmark
8.4線上可程式設計的FPGASoC設計專案
8.5DhrystoneBenchmark在開發板中執行
第9章uClinux模擬—結合SkyEye,啟動不帶MMU的作業系統
9.1ARM7TDMI-S處理器核心
9.2以ARM7TDMI為核心的微控制器
9.3 uClinux嵌入式作業系統
9.4 SkyEye硬體模擬平台
9.5Modelsim下模擬uClinux啟動過程
第10章Linux作業系統模擬—結合mini2440開發板,啟動附有MMU的作業系統
10.1ARM920T處理器核心
10.2S3C2440A32位元微控制器
10.3mini2440ARM9開發板
10.4NANDFlash模擬模型
10.5為相容ARM9處理器核心增加輔助處理器指令
10.6建立模擬Linux作業系統的testbench
附錄A啟動Linux作業系統的全部列印log資訊11.1設計介面
附錄B相容ARM9處理器核心帶註釋的VerilogRTL程式
附錄C相關網址

 

 

書城介紹  | 合作申請 | 索要書目  | 新手入門 | 聯絡方式  | 幫助中心 | 找書說明  | 送貨方式 | 付款方式 台灣用户 | 香港/海外用户
megBook.com.tw
Copyright (C) 2013 - 2024 (香港)大書城有限公司 All Rights Reserved.